基于TI DSP TMS320C6678、Altera FPGA的CPCI处理卡

1、板卡概述 
  本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TI DSP TMS320C6678芯片和Altera公司FPGA 芯片。包含PCI接口、GMII的以太网接口、Nor Flash接口、8路SFP光 纤,4路RS232。可用于软件无线电系统,基带信号处理,无线仿真平台,高速图像采集、处理等。支持热插拔,设计芯片可以满足工业级要求。

2处理板技术指标
  1) 关于TI DSP TMS320C6678芯片 
    德州仪器 (TI) 推出的TMS320C6678 是基于其最新 DSP 系列器件 TMS320C66x 之上,采用 8 个 1.25GHz DSP 内核构建而成,并在单个器件上完美集成了 320 GMAC 与 160 GFLOP 定点及浮点性能,从而使用户不仅能整合多个 DSP 以缩小板级空间并降低成本,同时还能减少整体的功耗要求。,充分满足移动网络领域对通道密度及高质量媒体服务日益增长的需求。 
  2) DSP 部分支持2个TMS320C6678芯片,支持DDR3, Nor Flash, 以太网接口,DSP之间通过HyperLink互联。DSP 的TSIF1外接连接器。 
  3) FPGA部分支持8路光纤 2.5Gbps 输入输出, 2组DDR2,分别为256MB(32bit宽度),一个PCI总线接口,1个GMII的以太网接口,一个Nor Flash接口,4个RS422接口。 
  4) DSP与FPGA直接通过RapidIOX4,TSIF0,I2c,SPI,Uart互联。 
  5) 前面板输出8路SFP光纤,1路以太网接口,复位按钮和指示灯。 
  6) 通过CPCIJ3连接器输出DSP的4路以太网口, 4路RS422/RS232接口。 J4 J5输出160个IO,可以做80对LVDS信号。 
  7) 板卡要求支持 热插拔,设计芯片目前使用商业级,要求兼容工业级设计。

3、软件系统 
  1) 支持PCIe驱动。 
  2) 支持千兆网络传输,移植LWIP协议栈,支持ping,TCP、UDP、IP传输协议。 
  3) 支持Flash 、PCI Boot引导方式。 
  4) 支持RapidIO X4 EDMA 中断 数据传输。 
  5) FPGA 完整的 DDR2控制、RS232数据收发传输。 
  6) FPGA Rocket 光纤数据传输测试程序。 
  7) DSP与FPGA的RapidIO口 EDMA,同步中断传输,满足理论速度10Gbps。 
  8) 支持FPGA程序采用 Flash、DSP引导加载。

4、物理特性:
  尺寸:6U CPCI板卡,大小为160X233.35mm。 
  储存温度:-20℃~ +70℃ 
  工作温度:0℃~ +55℃ ,支持工业级 -45℃~ +70℃ 
  工作湿度:10%~80%

5、供电要求
  双直流电源供电。整板功耗 50W。 
  电压:+5V 5A ,+3.3V 6A。 
  纹波:≤10%

6应用领域
   软件无线电系统,基带信号处理,无线仿真平台,高速图像采集、处理等。

北京太速科技有限公司
在线客服:QQ:448468544
淘宝网站:orihard.taobao.com/?
联系电话:15084122580

欢迎关注微信公众号 啊智能时代

246-基于TI DSP TMS320C6678、Altera FPGA的CPCI处理卡的更多相关文章

  1. 基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速数据处理核心板

    一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP TMS320C6678和一片Xilinx FPGA K7 XC72K325T-1ffg900.包含1个千兆网口 ...

  2. 202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC72K325T的高速数据处理核心板

    基于TI DSP TMS320C6678.Xilinx K7 FPGA XC72K325T的高速数据处理核心板 一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP ...

  3. 202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速数据处理核心板

    该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP TMS320C6678和一片Xilinx FPGA K7 XC72K325T-1ffg900.包含1个千兆网口,1个FMC ...

  4. 204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板

    基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板 1.板卡概述  板卡由我公司自主研发,基于VPX架构,主体芯片为两片 TI DSP TMS ...

  5. 203-基于ARM和双TI DSP TMS320C6678的6UCPCI高清编解码处理平台

    基于ARM和双TI DSP TMS320C6678的6UCPCI高清编解码处理平台 1.产品简介 该板卡由我公司自主研发,以TI Cortex-A8.TI 双DSP TMS320C6678为设计核心, ...

  6. 基于TI DSP TMS320C6455、Xilinx V5 FPGA XC5VSX95T的高速数据处理核心板

    一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP TMS320C6455和一片Xilinx V5 FPGA XC5VSX95T-1FF1136i.包含1个千兆网 ...

  7. 140-基于双TI DSP TMS320C6670+XC7K480T的6UCPCI Express高速数据处理平台

    基于双TI DSP TMS320C6670+XC7K480T的6UCPCI Express高速数据处理平台 一.板卡概述: 本技术开发主要是支持客户完成基于TI DSP TMS320C6678芯片和X ...

  8. 基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡

    基于TMS320C6678.FPGA XC5VLX110T的6U CPCI 8路光纤信号处理卡 1.板卡概述 本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TI DSP T ...

  9. 175-基于TI DSP TMS320C6455、Xilinx V5 FPGA XC5VSX95T的高速数据处理核心板

    基于TI DSP TMS320C6455.Xilinx V5 FPGA XC5VSX95T的高速数据处理核心板 一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP ...

随机推荐

  1. Django的下载和基本指令

    1.下载Django pip3  install  django     #不写版本号的话,默认使下载最新版的django pip3  install   django == 2.1.2    #指定 ...

  2. 【leetcode】402. Remove K Digits

    题目如下: 解题思路:我的方法是从头开始遍历num,对于任意一个num[i],在[i+1~len(num)-1]区间内找出离num[i]最近并且小于num[i]的数num[j],如果j-i <= ...

  3. 配置Android Studio

    1.去gradle官网下载gradle,gradle的版本可以在C:\Program Files\Android\Android Studio\gradle下看到 2.新建一个项目,退出后把下载好的g ...

  4. Flask学习笔记01之环境搭建

    使用pycharm搭建Flask运行环境 1. 打开pycharm ,创建一个新的工程 2. 选择创建Flask项目 3. Flask项目创建成功,结构如下 4. 运行项目 5. 发送请求 over!

  5. Sentinel 1.7.0 发布,支持 Envoy 集群流量控制

    流控降级中间件Sentinel 1.7.0版本正式发布,引入了 Envoy 集群流量控制支持.properties 文件配置.Consul/Etcd/Spring Cloud Config 动态数据源 ...

  6. luogu P1449 后缀表达式 x

    题目描述 所谓后缀表达式是指这样的一个表达式:式中不再引用括号,运算符号放在两个运算对象之后,所有计算按运算符号出现的顺序,严格地由左而右新进行(不用考虑运算符的优先级). 如:3*(5–2)+7对应 ...

  7. 20180802-Java 方法

    Java 方法 下面的方法包含2个参数num1和num2,它返回这两个参数的最大值. /** 返回两个整型变量数据的较大值**/ public static int max(int num1,int ...

  8. 破解Revealapp的试用时间限制

    转载自:http://jingwei6.me/2014/02/28/reveal_crack.html Revealapp作为分析iOS app UI结构的利器,还是非常称手的,89刀的价格也是物有所 ...

  9. codeforces 380A Sereja and Prefixes (递归)

    题目: A. Sereja and Prefixes time limit per test 1 second memory limit per test 256 megabytes input st ...

  10. jQuery FileUpload doesn't trigger 'done'

     https://stackoverflow.com/questions/14674999/jquery-fileupload-doesnt-trigger-done   If your server ...