全国产!全志T3+Logos FPGA开发板(4核ARM Cortex-A7)规格书
评估板简介
创龙科技TLT3F-EVM是一款基于全志科技T3四核ARM Cortex-A7 + 紫光同创Logos PGL25G/PGL50G FPGA设计的异构多核国产工业评估板,ARM Cortex-A7处理器单元主频高达1.2GHz。评估板由核心板和评估底板组成,核心板CPU、FPGA、ROM、RAM、电源、晶振、连接器等所有器件均采用国产工业级方案,国产化率100%。同时,评估底板大部分元器件亦采用国产工业级方案。核心板经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。
评估板接口资源丰富,引出三路网口、三路USB、双路CAN、双路RS485等通信接口,板载Bluetooth、WIFI、4G(选配)模块,同时引出LVDS LCD、TFT LCD、MIPI LCD、CVBS OUT、LINE IN、H/P OUT等音视频多媒体接口,支持双屏异显、Mali400 MP2 GPU、1080P@45fps H.264视频硬件编解码,并支持SATA大容量存储接口,方便用户快速进行产品方案评估与技术预研。
图 1 评估板正面图
图 2 评估板斜视图
图 3 评估板侧视图1
图 4 评估板侧视图2
图 5 评估板侧视图3
图 6 评估板侧视图4
典型应用领域
- 能源电力
- 轨道交通
- 工业控制
- 工业网关
- 仪器仪表
- 安防监控
软硬件参数
硬件框图
图 7 评估板硬件框图
图 8 评估板硬件资源图解1
图 9 评估板硬件资源图解2
硬件参数
表 1 ARM端硬件参数
CPU |
全志科技T3 |
4x ARM Cortex-A7,每核主频高达1.2GHz |
|
GPU:Mali400 MP2,支持OpenGL ES 1.1/2.0、Open VG 1.1 |
|
Encoder:支持1080P@45fps H.264视频硬件编码 |
|
Decoder:支持1080P@45fps H.264视频硬件解码 |
|
ROM |
8GByte eMMC |
RAM |
1/2GByte DDR3 |
B2B Connector |
2x 80pin公座B2B连接器,2x 80pin母座B2B连接器,共320pin,间距0.5mm,合高4.0mm |
LED |
2x 电源指示灯(核心板1个,评估底板1个) |
4x 用户可编程指示灯(核心板2个,评估底板2个) |
|
KEY |
1x RESET按键 |
1x PWRON按键 |
|
3x 用户输入按键 |
|
RTC |
1x RTC座,适配纽扣电池ML2032(3V可充)、CR2032(3V不可充) |
Ethernet |
1x ETH0 RGMII,RJ45接口,10/100M自适应 |
1x ETH1 MII,RJ45接口,10/100/1000M自适应 |
|
1x ETH2 USB,RJ45接口,10/100M自适应,由USB2引出 |
|
WIFI |
1x WIFI模块,150Mbps速率,通过USB1 HUB连接 |
4G |
1x 4G模块(选配),Mini PCIe母座,通过USB1 HUB连接 |
1x Micro SIM接口 |
|
Bluetooth |
1x 蓝牙5.1主从一体模块,2Mbps通信速率,通过UART2连接 |
USB |
1x USB0 OTG,USB 2.0,Type-C接口,由USB0引出 |
2x USB1 HOST,USB 2.0,Type-A接口,由USB1 HUB引出 |
|
UART |
1x Debug UART,Type-C接口,由UART0引出 |
2x RS485 UART,6pin 3.81mm绿色端子,由UART4、UART5引出 |
|
1x RS232 UART,DB9接口,由UART3引出 |
|
2x TTL UART,4pin 2.54mm白色端子,由UART6、UART7引出 |
|
SATA |
1x 7pin SATA接口,支持3.0Gbps速率 |
Video IN |
1x TVIN,6pin 2.54mm白色端子,含TVIN0、TVIN1、TVIN2、TVIN3信号 |
Video OUT |
1x LVDS LCD电阻触摸屏接口,支持1080P@60fps,2x 15pin(显示) + 6pin(背光)排针,间距2.0mm;4pin(触摸)排针,间距2.54mm |
1x TFT LCD电阻触摸屏接口,支持1080P@60fps,40pin FFC连接器,间距0.5mm备注:LVDS LCD与TFT LCD引脚存在复用关系 |
|
1x MIPI LCD电容触摸屏接口,支持1080P@60fps,40pin(显示) + 6pin(触摸)FFC连接器,间距0.5mm |
|
1x CVBS OUT,RCA莲花座,由TVOUT3引出 |
|
AUDIO |
1x 3.5mm LINE IN接口 |
1x 3.5mm H/P(Headphone) OUT接口 |
|
Watchdog |
1x 3pin排针配置接口,间距2.54mm,采用外置芯片方案 |
CAN |
2x CAN,3pin 3.81mm绿色端子,由SPI2拓展引出 |
SDIO |
1x SDIO(SDC3),4bit,在评估底板与FPGA连接(未引出接口) |
SD |
1x Micro SD,由SDC0引出 |
EXPORT |
1x 20pin排母,间距2.54mm |
BOOT SET |
1x 1bit启动方式选择拨码开关 |
SWITCH |
1x 电源拨动开关 |
POWER |
1x 12V直流输入DC-005电源接口,可接外径5.5mm、内径2.1mm电源插头 |
备注:B2B、电源、开关等部分硬件资源,CPU与FPGA共用。
表 2 FPGA端硬件参数
FPGA |
紫光同创Logos PGL25G-6IMBG324 |
紫光同创Logos PGL50G-6IMBG324 |
Logic Cells(LUT4) |
27072 |
51360 |
Flip-Flops |
33840 |
64200 |
DSP Slice |
40(APM,Arithmetic Process Module) |
84(APM,Arithmetic Process Module) |
Block RAM(18Kbit) |
60 |
134 |
CMT |
4(PLL) |
5(PLL) |
ROM |
64Mbit SPI FLASH |
|
LED |
1x DONE指示灯(核心板) |
|
4x 用户可编程指示灯(核心板2个,评估底板2个) |
||
KEY |
1x PROG按键 |
|
3x 用户输入按键 |
||
IO |
2x 48pin公座欧式端子,间距2.54mm |
|
1x 24pin排母,间距2.54mm |
||
JTAG |
1x 14pin JTAG接口,间距2.0mm |
软件参数
表 3
内核 |
Linux-3.10.65、Linux-RT-3.10.65、翼辉SylixOS-1.12.9(国产操作系统) |
|
文件系统 |
Buildroot-201611、Ubuntu16.04、翼辉SylixOS-1.12.9(国产操作系统) |
|
图形界面开发工具 |
Qt-5.9.0 |
|
软件开发套件提供 |
T3_LinuxSDK_V1.3_20190122 |
|
PDS版本号 |
Pango Design Suite 2021.1-SP7.1 |
|
驱动支持 |
DDR3 |
eMMC |
Bluetooth |
SPI NOR FLASH |
|
LED |
KEY |
|
UART |
CAN |
|
SD |
SATA |
|
Ethernet |
USB 2.0 |
|
WIFI |
4G Module |
|
RTC |
LINE IN |
|
H/P OUT |
MIPI LCD |
|
TFT LCD |
LVDS LCD |
|
CVBS OUT |
TVIN |
|
Touch Screen |
开发资料
- 提供核心板引脚定义、可编辑底板原理图、可编辑底板PCB、芯片Datasheet,协助国产元器件方案选型,缩短硬件设计周期;
- 提供系统固化镜像、内核驱动源码、文件系统源码,以及丰富的Demo程序;
- 提供完整的平台开发包、入门教程,节省软件整理时间,让应用开发更简单。
开发案例主要包括:
- ARM与FPGA通信开发案例(SPI/CSI/SDIO/I2C)
- 8/16通道国产同步AD采集开发案例(与AD7606/AD7616管脚兼容)
- 翼辉SylixOS国产操作系统演示案例
- Linux、Linux-RT、Qt应用开发案例
- Docker容器技术、MQTT通信协议、Ubuntu操作系统演示案例
- 4G/WIFI/Bluetooth/NB-IoT/ZigBee/LoRa开发案例
- IgH EtherCAT主站、CAN开发案例
- 双屏异显、OpenCV、H.264视频硬件编解码开发案例
- FPGA开发案例
电气特性
工作环境
表 4
环境参数 |
最小值 |
典型值 |
最大值 |
核心板工作温度 |
-40°C |
/ |
85°C |
核心板工作电压 |
/ |
5.0V |
/ |
评估板工作电压 |
/ |
12.0V |
/ |
功耗测试
表 5
类别 |
工作状态 |
电压典型值 |
电流典型值 |
功耗典型值 |
核心板 |
状态1 |
5.0V |
0.24A |
1.20W |
评估板 |
状态1 |
12.0V |
0.29A |
3.48W |
备注:测试数据与具体应用场景有关,仅供参考。
状态1:评估板不接入外接模块,系统启动后ARM端不运行程序,FPGA端运行LED测试程序。
机械尺寸
表 6
核心板 |
评估底板 |
|
PCB尺寸 |
44mm*65mm |
130mm*200mm |
PCB层数 |
10层 |
4层 |
PCB板厚 |
2.0mm |
2.0mm |
安装孔数量 |
4个 |
6个 |
图 10 核心板机械尺寸图
图 11 评估底板机械尺寸图
产品订购型号
表 7
型号 |
ARM/FPGA |
主频 |
eMMC |
DDR3 |
SPI FLASH |
TLT3F-EVM-A1.0-25G-64GE8GD-I-A1.0 |
T3/PGL25G |
1.2GHz |
8GByte |
1GByte |
64Mbit |
TLT3F-EVM-A1.0-50G-64GE8GD-I-A1.0 |
T3/PGL50G |
1.2GHz |
8GByte |
1GByte |
64Mbit |
TLT3F-EVM-A1.0-50G-64GE16GD-I-A1.0 |
T3/PGL50G |
1.2GHz |
8GByte |
2GByte |
64Mbit |
备注:标配为TLT3F-EVM-A1.0-25G-64GE8GD-I-A1.0,其他型号请与相关销售人员联系。
型号参数解释
图 12
评估板套件清单
表 8
名称 |
数量 |
备注 |
TLT3F-EVM评估板 |
1个 |
/ |
12V电源适配器 |
1个 |
赠品 |
资料光盘/U盘 |
1套 |
赠品 |
Micro SD系统卡 |
1个 |
赠品 |
读卡器 |
1个 |
赠品 |
Type-C线 |
1条 |
赠品 |
直连网线 |
1条 |
赠品 |
Type-C OTG转接头 |
1个 |
赠品 |
RS232交叉串口母母线 |
1条 |
赠品 |
USB转RS232公头串口线 |
1条 |
赠品 |
2.4G天线 |
1条 |
赠品 |
技术服务
- 协助底板设计和测试,减少硬件设计失误;
- 协助解决按照用户手册操作出现的异常问题;
- 协助产品故障判定;
- 协助正确编译与运行所提供的源代码;
- 协助进行产品二次开发;
- 提供长期的售后服务。
增值服务
- 主板定制设计
- 核心板定制设计
- 嵌入式软件开发
- 项目合作开发
- 技术培训
全国产!全志T3+Logos FPGA开发板(4核ARM Cortex-A7)规格书的更多相关文章
- 关于DE2-115 FPGA开发板无法烧写程序的解决方法
友晶科技推出的DE2-115 FPGA开发板,有时候莫名奇妙,无法烧写或者固化程序.利用JTAG 向DE2-115开发板烧写.sof文件失败,并提示以下错误,如图1和图2所示 图1 图2 解决方法:只 ...
- FPGA 开发板入手途径有哪些呢?
买到一块 FPGA 开发板,你如何入手呢? 根据博主的经验,你可以通过如下途径来学习: 1.如果你是淘宝上买的,那么可以在淘宝上搜索你的开发板(一般 FPGA 开发板生厂商在淘宝上卖都会附带教程,如米 ...
- FPGA开发板
kingst.cnblogs.com 各种应用需要的接口不同: 做数字信号处理的,需要有AD/DA, 做图像处理,需要有图像接口.如果是通信的,需要有通信的接口,例如PCI/LVDS等.... 然后根 ...
- 至芯FPGA培训中心-1天FPGA设计集训(赠送FPGA开发板)
至芯FPGA培训中心-1天FPGA设计集训(赠送开发板) 开课时间2014年5月3日 课程介绍 FPGA设计初级培训班是针对于FPGA设计技术初学者的课程.课程不仅是对FPGA结构资源和设计流程的描述 ...
- SoC FPGA开发板的FPGA配置数据下载和固化
小梅哥编写,未经许可,严禁用于任何商业用途 2018年7月2日星期一 soc fpga的烧写和固化方式与传统的纯fpga固化方式即存在形式上的相同,也存在细节上的差异,特整理此文. AC501-So ...
- 使用FPGA开发板驱动VGA显示器
1. 本次使用的是cyclone4开发板,先看下原理图,因为右边的RGB应该是模拟信号量,但是本次例程只接了3根线,那就是说颜色只有8种. 2. 代码,输出信号有R,G,B三色,就是上图右边的,行同步 ...
- 迅为三星Exynos 4412开发板四核Cortex-A9ARM安卓linux开发板
开发板光盘资料包含:原理图(PDF格式).底板PCB(Allegro格式).驱动程序源码.芯片和LCD数据手册.开发环境.产品使用手册. 4412开发板简介: iTOP-Exynos4412开发板采用 ...
- JZ2440开发板:修改ARM芯片时钟(学习笔记)
想要修改ARM芯片的时钟,需要去查询芯片手册和原理图,获取相关的信息(见下方图片) 首先来看时钟的结构图 根据结构图可以看出,时钟源有两种选择:1. XTIpll和XTOpll所连接的晶振 2. EX ...
- 【ARM-Linux开发】ARM7 ARM9 ARM Cortex M3 M4 有什么区别
ARM7 ARM9 ARM Cortex M3 M4 区别 arm7 arm9 可以类比386和奔腾, 不同代,arm9相比arm7指令集和性能都有所增强,arm7和arm9都有带mmu和无mmu的版 ...
- FPGA+VGA+OV7725 视频图像FPGA开发板 图像采集板CP511A使用
随机推荐
- 谷歌 hackbar 不能使用的问题
谷歌 hackbar 不能使用的问题 下载 hackbar 插件:https://github.com/Mr-xn/hackbar2.1.3 解压文件,将其拖入 chrome 扩展程序中 点击详情,点 ...
- 茴香豆 RAG 平台实操-书生浦语大模型实战营第二期第3节作业
书生浦语大模型实战营第二期第3节作业 本页面包括实战营第二期第三节作业的全部操作步骤.如果需要知道RAG相关知识请访问学习笔记. 作业要求 基础作业 在茴香豆 Web 版中创建自己领域的知识问答助手 ...
- SpringBoot-RSA加密
前言 最近由于工作业务的需要,需要对指定的字段信息进行非对称加解密:由于需要加密的内容过于庞大:自己执行程序会出现:Data must not be longer than 117 bytes 的异常 ...
- (图形界面)Dbever连接MySQL8 报错mysql8 安装The server time zone value '�й���ʱ��' is unrecognized or represents more than one time zone.
问题原因是没有设置时区,这个在Mysql8中会有 解决方式: 在这个位置加上UTC时区就可以了. IDEA添加方式 设置Advanced的allowPublicKeyRetrieval为true 同时 ...
- Vue3.x+springboot集成pageoffice
说明:由于pageoffice浏览器是ie内核,vue3不兼容ie.所以需要把页面放在后端 一,前端项目: 1.index.html页面引用pageoffice.js <script type= ...
- GPU简介
摘自:https://zhidao.baidu.com/question/1765722944085349980.html 其发起者和主导者是baiNVIDIA(英伟达)公司. 1999年,duNVI ...
- Istio(十):istio多集群部署模式
目录 一.模块概览 二.多集群部署 2.1 多集群部署 2.2 网络部署模式 2.3 控制平面部署模型 2.4 网格部署模型 2.5 租户模式 2.6 最佳多集群部署 一.模块概览 在本模块中,我们将 ...
- ReplayKit2 采集音视频回调格式
一.音频 ReplayKit2 RPSampleBufferTypeAudioApp sampleBuffer = CMSampleBuffer 0x100500c50 retainCount: 1 ...
- c/c++复习 2.0 ProMax
main函数执行前后做了什么 初始化.data数据段,包括静态变量和全局变量 初始化.bss字段,包括int 0; bool false: 指针 NULL 设置栈指针.main函数的参数传递.全局对象 ...
- 【论文笔记】YOLO系列
[深度学习]总目录 YOLOv1:<You Only Look Once: Unified, Real-Time Object Detection>one-stage的开山之作,将目标检测 ...