宏定义法:直接就是常量操作

方法1:用#define来定义,方便省事,缺点:系统不做检查

方法2:用enum来定义,可以像#define一样定义常量,同时系统做检查。既可以定义某个位也可以定义几个位的组合,备注:enum中标识不可以重复,但后面的值可以重复。

/*枚举法定义寄存器,枚举中的值可以重复但名称不能重复*/
// 通信寄存器bit定义
enum
{
/* 寄存器选择 RS2 RS1 RS0 */
REG_COMM = (0 << 4), /* 通信寄存器 */
REG_SETUP = (1 << 4), /* 设置寄存器 */
REG_CLOCK = (2 << 4), /* 时钟寄存器 */
REG_DATA = (3 << 4), /* 数据寄存器,16位 */
REG_TEST = (4 << 4), /* 测试寄存器 8位*/
REG_NODO = (5 << 4), /* 无操作 */
REG_OFFSET = (6 << 4), /* 偏移(满标度校准)寄存器24位 */
REG_GAIN = (7 << 4), /* 增益(零标度校准)寄存器,24位 */

/* 读写操作 */
WRITE = (0 << 3), /* 写操作 */
READ = (1 << 3), /* 读操作 */

WAIT_MODE =(1 << 2),
WAIT_NONE =(0 << 2),
/*STBU =0X40 等待和掉电模式*/
/* 通道 */
CH_1 = (0 << 0), /* AIN1+ AIN1- */
CH_2 = (1 << 0), /* AIN2+ AIN2- */
CH_3 = (2 << 0), /* AIN1- AIN1- */
CH_4 = (3 << 0) /* AIN1- AIN2- */
};

/* 设置寄存器bit定义 */
enum
{
MD_NORMAL = (0 << 6), /* 正常模式 */
MD_CAL_SELF = (1 << 6), /* 自校准模式,消除偏移和增益误差。上电执行一次,单极性是内部将IN+/-短接,时间是6倍输出速率,然后读数据到校准BUF中t=6 ×1/输出频率 ;tRdy=9 ×1/输出频率*/
MD_CAL_ZERO = (2 << 6), /* 校准0刻度模式 环境变化时执行0校准和满校准到对应的校准buf中,3 ×1/输出频率*/
MD_CAL_FULL = (3 << 6), /* 校准满刻度模式,tconv=3 ×1/输出频率,tRdy=4 ×1/输出频率 */

GAIN_1 = (0 << 3), /* 增益 */
GAIN_2 = (1 << 3), /* 增益 */
GAIN_4 = (2 << 3), /* 增益 */
GAIN_8 = (3 << 3), /* 增益 */
GAIN_16 = (4 << 3), /* 增益 */
GAIN_32 = (5 << 3), /* 增益 */
GAIN_64 = (6 << 3), /* 增益 */
GAIN_128 = (7 << 3), /* 增益 */

/* 无论双极性还是单极性都不改变任何输入信号的状态,它只改变输出数据的代码和转换函数上的校准点 */
BIPOLAR = (0 << 2), /* 双极性输入 */
UNIPOLAR = (1 << 2), /* 单极性输入 */

BUF_NO = (0 << 1), /* 输入无缓冲(内部缓冲器不启用) */
BUF_EN = (1 << 1), /* 输入有缓冲 (启用内部缓冲器) */

FSYNC_0 = 0, /* 由1到0,从已知时间点(下一个时钟)开始采样 */
FSYNC_1 = 1 /* 不启用即不采样,处于复位状态 */
};

/* 时钟寄存器bit定义 */
enum
{
CLKDIS_0 = (0<<4), /* 时钟输出使能 (当外接晶振时,必须使能才能振荡) */
CLKDIS_1 =(1<<4), /* 时钟禁止 (当外部提供时钟时,设置该位可以禁止MCK_OUT引脚输出时钟以省电 */

/*
2.4576MHz(CLKDIV=0 )或为 4.9152MHz (CLKDIV=1 ),CLK 应置 “1”。
1MHz (CLKDIV=0 )或 2MHz (CLKDIV=1 ),CLK 该位应置 “0”

*/

CLKDIV= (1<<3),
CLK = (1<<2),

CLK_4_9152M = (0x03<<2),/*CLK=1*/
CLK_2_4576M = (0x01<<2),/*CLK=1*/
CLK_1M = (0x00<<2), /*CLK=0*/
CLK_2M = (0x02<<2),/*CLK=0*/

FS_50HZ = (0<<0)|CLK,/*2ms输出一个数字*/
FS_60HZ = (1<<0)|CLK,
FS_250HZ = (2<<0)|CLK,
FS_500HZ = (3<<0)|CLK,

FS_20HZ = (0<<0),
FS_25HZ = (1<<0),
FS_100HZ = (2<<0),
FS_200HZ = (3<<0),

/*
提高TM7705 精度的方法:
当使用主时钟为 2.4576MHz 时,强烈建议将时钟寄存器设为 84H,此时数据输出更新率为10Hz,即每0.1S 输出一个新数据。
当使用主时钟为 1MHz 时,强烈建议将时钟寄存器设为80H, 此时数据输出更新率为4Hz, 即每0.25S 输出一个新数据
*/
// ZERO_0 = 0x00,
// ZERO_1 = 0x80
};

变量定义法:这样相当于定义了变量,通过修改变量和使用变量方法:参考https://wenku.baidu.com/view/f19d87727fd5360cba1adb45

/*用结构体变量方法定义*/
Typedef union{
uint_16 Reg_Bit16;
struct{
{ // 低字节低位,低字节高位,高字节低位,高字节高位
uint_16 bit0:0; //
uint_16 bit1:1; //
uint_16 bit2:2; //
uint_16 bit3:3; //
uint_16 bit4:4; //
uint_16 bit5:5; //
uint_16 bit6:6; //
uint_16 bit7:7; //
uint_16 bit8:8; //
uint_16 bit9:9; //
uint_16 bit10:1; //
uint_16 bit10:10; //
uint_16 bit11:11; //
uint_16 bit12:12; //
uint_16 bit13:13; //
uint_16 bit14:14; //
uint_16 bit15:15 //
}Bits;
};

Extern volatile Reg_XXX @(REG_BASE + 0x00000039);//
#define FunBit Reg_XXX.Bits.bit0 // 寄存器的第0位

/*寄存器级别的使用,然后用宏定义定义其组合位定义*/
struct Reg_Bit8
{ // 低字节低位,低字节高位,高字节低位,高字节高位
uint_8 busy/0 :1; // 7 写0,读busy
uint_8 RegType :3; // 6:4
uint_8 W/R :1; // 3 Write/read
uint_8 Waitmode :1; // 2
uint_8 Chnl :4; // 1:0 通道
};
union Communicate_REG
{
uint_8 all;
struct Reg_Bit8 bit;
};

struct Reg_Bit8
{ // 低字节低位,低字节高位,高字节低位,高字节高位

uint_8 WorkMODE :2; // 7:6 保留
uint_8 Gain :3; // 5:3
uint_8 POLAR :1; // 2 0=双极性
uint_8 UseBUF :1; // 1=输入缓冲处理高阻抗源
uint_8 FSYNC :1; // 0=从下一个点采样;1停止采样
};
union Config_REG
{
uint_8 all;
struct Reg_Bit8 bit;
};

struct Reg_Bit8
{ // 低字节低位,低字节高位,高字节低位,高字节高位

uint_8 rsvd :3; // 7:5 保留=000
uint_8 CLKDIS :1; // 4 禁止=1
uint_8 CLKDIV :1; // 3
uint_8 CLK :1; // 2
uint_8 FS :2; // 1:0和CLK一起决定输出速率

};
union CLK_REG
{
uint_8 all;
struct Reg_Bit8 bit;
};

/* 通信寄存器bit定义 */
/* 寄存器选择 RS2 RS1 RS0 */
#define REG_COMM (0 << 4) /* 通信寄存器 */
#define REG_SETUP (1 << 4) /* 设置寄存器 */
#define REG_CLOCK (2 << 4) /* 时钟寄存器 */
#define REG_DATA (3 << 4) /* 数据寄存器,16位 */
#define REG_TEST (4 << 4) /* 测试寄存器 8位*/
#define REG_NODO (5 << 4) /* 无操作 */
#define REG_OFFSET (6 << 4) /* 偏移(满标度校准)寄存器24位 */
#define REG_GAIN (7 << 4) /* 增益(零标度校准)寄存器,24位 */

/* 读写操作 */
#define WRITE (0 << 3) /* 写操作 */
#define READ (1 << 3) /* 读操作 */
#define
#define WAIT_MODE (1 << 2)
#define WAIT_NONE (0 << 2)

/*通道 */
#define CH_1 (0 << 0) /* AIN1+ AIN1- */
#define CH_2 (1 << 0) /* AIN2+ AIN2- */
#define CH_3 (2 << 0) /* AIN1- AIN1- */
#define CH_4 (3 << 0) /* AIN1- AIN2- */
};

/* 设置寄存器bit定义 */

#define MD_NORMAL (0 << 6) /* 正常模式 */
#define MD_CAL_SELF (1 << 6) /* 自校准模式,消除偏移和增益误差。上电执行一次,单极性是内部将IN+/-短接,时间是6倍输出速率,然后读数据到校准BUF中t=6 ×1/输出频率 ;tRdy=9 ×1/输出频率*/
#define MD_CAL_ZERO (2 << 6) /* 校准0刻度模式 环境变化时执行0校准和满校准到对应的校准buf中,3 ×1/输出频率*/
#define MD_CAL_FULL (3 << 6) /* 校准满刻度模式,tconv=3 ×1/输出频率,tRdy=4 ×1/输出频率 */
#define
#define GAIN_1 (0 << 3) /* 增益 */
#define GAIN_2 (1 << 3) /* 增益 */
#define GAIN_4 (2 << 3) /* 增益 */
#define GAIN_8 (3 << 3) /* 增益 */
#define GAIN_16 (4 << 3) /* 增益 */
#define GAIN_32 (5 << 3) /* 增益 */
#define GAIN_64 (6 << 3) /* 增益 */
#define GAIN_128 (7 << 3) /* 增益 */

/* 无论双极性还是单极性都不改变任何输入信号的状态,它只改变输出数据的代码和转换函数上的校准点 */
#define BIPOLAR (0 << 2) /* 双极性输入 */
#define UNIPOLAR (1 << 2) /* 单极性输入 */

#define BUF_NO (0 << 1) /* 输入无缓冲(内部缓冲器不启用) */
#define BUF_EN (1 << 1) /* 输入有缓冲 (启用内部缓冲器) */

#define FSYNC_0 0 /* 由1到0,从已知时间点(下一个时钟)开始采样 */
#define FSYNC_1 1 /* 不启用即不采样,处于复位状态 */
};

/* 时钟寄存器bit定义 */
enum
{
#define CLKDIS_0 (0<<4) /* 时钟输出使能 (当外接晶振时,必须使能才能振荡) */
#define CLKDIS_1 (1<<4) /* 时钟禁止 (当外部提供时钟时,设置该位可以禁止MCK_OUT引脚输出时钟以省电 */

/* 2.4576MHz(CLKDIV=0 )或为 4.9152MHz (CLKDIV=1 ),CLK 应置 “1”。
1MHz (CLKDIV=0 )或 2MHz (CLKDIV=1 ),CLK 该位应置 “0” */

CLKDIV= (1<<3),
CLK = (1<<2),

#define CLK_4_9152M = (0x03<<2)/*CLK=1*/
#define CLK_2_4576M = (0x01<<2)/*CLK=1*/
#define CLK_1M = (0x00<<2) /*CLK=0*/
#define CLK_2M = (0x02<<2)/*CLK=0*/

#define FS_50HZ = (0<<0)|CLK/*2ms输出一个数字*/
#define FS_60HZ = (1<<0)|CLK
#define FS_250HZ = (2<<0)|CLK
#define FS_500HZ = (3<<0)|CLK

#define FS_20HZ = (0<<0)
#define FS_25HZ = (1<<0)
#define FS_100HZ = (2<<0)
#define FS_200HZ = (3<<0)

/*提高TM7705 精度的方法:
当使用主时钟为 2.4576MHz 时,强烈建议将时钟寄存器设为 84H,此时数据输出更新率为10Hz,即每0.1S 输出一个新数据。
当使用主时钟为 1MHz 时,强烈建议将时钟寄存器设为80H, 此时数据输出更新率为4Hz, 即每0.25S 输出一个新数据*/
// #define ZERO_0 0x00
// #define ZERO_1 0x80
};

/*模块层级的使用*/
struct TM7705_REGS
{
union Communicate_REG volatile ComReg; //
Config_REG volatile ConfigReg;
union CLK_REG volatile ClkReg;
uint_16 volatile DataReg;
}TM7705;

外部IC寄存器的位定义的更多相关文章

  1. 痞子衡嵌入式:改动i.MXRT1xxx里IOMUXC_GPR寄存器保留位可能会造成系统异常

    大家好,我是痞子衡,是正经搞技术的痞子.今天痞子衡给大家介绍的是改动i.MXRT1xxx里IOMUXC_GPR寄存器保留位可能会造成系统异常. 痞子衡的嵌入式技术交流群里有一位非常活跃的朋友(网名:文 ...

  2. 汇编语言标记寄存器标记位_NV UP EI NG NZ AC PE CY

    在8086CPU中,有一种标记寄存器,长度为16bit: 其中存储的信息被称为程序状态字(Program Status Word,PSW),以下将该寄存器简称为flag. 功能:1)用来存储相关指令的 ...

  3. NXP Mifare S50标准IC卡- 访问位(Access Bits) 分析

    Mifare S50 标准IC卡有1K 字节的EEPROM,主要用来存储数据和控制信息.1K 字节的EEPROM分成16 个区,每区又分成4 段,每1段中有16 个字节.每个区的最后一个段叫“尾部&q ...

  4. st_mode 的位定义

    先前所描述的st_mode 则定义了下列数种情况: S_IFMT 0170000 文件类型的位遮罩 S_IFSOCK 0140000 scoket S_IFLNK 0120000 符号连接 S_IFR ...

  5. IAR中 C语言位定义

     __IO_REG8_BIT( SYS,             0xFFFFF802, __READ_WRITE ) #define __IO_REG8_BIT(NAME, ADDRESS, A ...

  6. volatile在外设寄存器基地址定义时的作用

    volatile,作用就是告诉编译器不要因优化而省略此指令,必须每次都直接读写其值,这样就能确保每次读或者写寄存器都真正执行到位.——野火

  7. IC卡接口芯片TDA8007的读写器设计

    摘要:阐述T=0传输协议,给出IC卡读写器中使用的IC卡APDU指令流程和原理框图:重点介绍其中的IC卡接口芯片Philips的TDA8007,给出通过TDA8007对CPU IC卡上下电过程.具体程 ...

  8. 【黑金原创教程】【TimeQuest】【第五章】网表质量与外部模型

    声明:本文为黑金动力社区(http://www.heijin.org)原创教程,如需转载请注明出处,谢谢! 黑金动力社区2013年原创教程连载计划: http://www.cnblogs.com/al ...

  9. 第26章 FMC—扩展外部SDRAM

    本章参考资料:<STM32F76xxx参考手册2>.<STM32F7xx规格书>.库帮助文档<STM32F779xx_User_Manual.chm>. 关于SDR ...

随机推荐

  1. apache的下载

    官网http://www.apache.org/ 首页第三行左右 点a number of third party vendors 再点第一个ApacheHaus 最后来到windows的下载页面 h ...

  2. 用Python给头像加上圣诞帽或圣诞老人小徽章

    随着圣诞的到来,想给给自己的头像加上一顶圣诞帽.如果不是头像,就加一个圣诞老人陪伴. 用Python给头像加上圣诞帽,看了下大概也都是来自2017年大神的文章: https://zhuanlan.zh ...

  3. itest(爱测试) 4.3.0 发布,开源BUG 跟踪管理 & 敏捷测试管理软件

    itest 简介:查看简介 test 开源敏捷测试管理,testOps 践行者.可按测试包分配测试用例执行,也可建测试迭代(含任务,测试包,BUG)来组织测试工作,也有测试环境管理,还有很常用的测试度 ...

  4. OGG在windows环境下字符集的配置

    windows环境下不配置字符集(默认使用windows自己的字符集),从linux等系统同步过来的表中如果含有中文字符列将显示为乱码,被ogg误认为虚拟列,从而导致进程abend. 设置ogg进程在 ...

  5. collections模块、时间模块、random模块、os模块、sys模块、序列化模块、subprocess模块

    一.collections模块 1.其他数据类型 在内置数据类型(str.dict.list.tuple.set)的基础上,collections模块还提供了了几个额外的数据类型:Counter.de ...

  6. 【MySQL】常用增删改查

    目录 1. 文件夹(库) 2. 文件(表) 3. 文件内容(数据) "@ ___ 1. 文件夹(库) # 增 create database db charset utf8; # 查 sho ...

  7. .click() 和 onclick方法

    onclick=""只能绑定一次,再次绑定会把之前的覆盖 $('').click()可以绑定多次,再次绑定会在前一个程序执行完后触发

  8. $ git push -u origin master

    我们第一次推送master分支时,由于远程库是空的,加上了-u参数,Git不但会把本地的master分支内容推送的远程新的master分支,还会把本地的master分支和远程的master分支关联起来 ...

  9. Linux - 软硬链接,hard link and symbolic link

  10. laravel 邮箱认证

    修改 User 模型,将 Laravel 自带的邮箱认证功能集成到我们的程序中 <?php namespace App\Models; use Illuminate\Notifications\ ...