RapidIO是由Motorola和Mercury等公司率先倡导的一种高性能、 低引脚数、 基于数据包交换的互连体系结构,是为满足和未来高性能嵌入式系统需求而设计的一种开放式互连技术标准。RapidIO主要应用于嵌入式系统内部互连,支持芯片到芯片、板到板间的通讯,可作为嵌入式设备的背板(Backplane)连接。
RapidIO协议由逻辑层、传输层和物理层构成。逻辑层定义了所有协议和包格式。这是对终端进行初始化和完成传送的很有必要的信息。传输层为数据包从一个终端到另一个终端通道的必要信息。物理层描述了设备之间接口协议,例如包传装置,流量控制,电特性及低级错误管理等。Rapid IO分为并行Rapid IO标准和串行Rapid IO标准,串行RapidIO是指物理层采用串行差分模拟信号传输的RapidIO标准。
RapidIO行业协会成立于2000年,其宗旨是为嵌入式系统开发可靠的、 高性能、 基于包交换的互连技术,2001 年正式发表其基本的规范。2003 年10 月,国际标准组织(ISO)和国际电工委员会(IEC)一致通过了RapidIO互连规范,即ISO/IEC DIS 18372,这使RapidIO(ISO)成为嵌入式互连技术方面得到授权的唯一标准。RapidIO 的规范发布历史如下:
2001年3月,发布RapidIO 1.1规范;
2002年6月,发布RapidIO 1.2规范;
2005年2月,发布RapidIO 1.3规范;
2007年6月,发布RapidIO 2.0规范;
2009年8月,发布RapidIO 2.1规范;
2011年5月,发布RapidIO 2.2规范。
RapidIO 1.x标准支持的信号速率为1.25GHz、2.5GHz和3.125GHz;RapidIO 2.x标准在兼容Rapid IO 1.x标准基础上,增加了支持5GHz和6.25GHz的传输速率 。
RapidIO 已有超过10 年的历史,仍然生机勃勃,它还在继续为开发人员提供高速、先进的通讯技术:可对许多集成电路、板卡、背板及计算机系统供应商提供支持,支持RapidIO 标准的厂商有:Mercury Computer Systems、Freescale Semiconductor、Lucent-Alcatel、PMC-Sierra、Texas Instruments、Tundra Semiconductor、WindRiver、AMCC、Curtiss-Wright Controls、GE Fanuc 等,也就是说世界上几乎所有的嵌入式主流厂商都已经支持RapidIO 技术,显然,RapidIO 势在必行。发展至今,开发人员有100 多种基于RapidIO 的产品可供选择,这些产品涵盖了各种开发工具、嵌入式系统、IP、软件、测试与测量设备及半导体(ASIC、DSP、FPGA)等。

2互联芯片编辑

RapidIO互联主要通过RapidIO交换芯片实现,研制RapidIO交换芯片的厂商主要有Tundra公司、IDT公司和Redswitch公司等。Redswitch公司的产品及应用都较少,Tundra公司后并入IDT公司。IDT公司提供了多种高性能,低功耗的RapidIO交换芯片,介绍几种应用较多的RapidIO芯片:
1) CPS-1848
CPS-1848芯片基于RapidIO 2.1规范,共有48路串行通道,可以灵活配置为12×4,18×2,18×1的端口工作方式,端口数最多可以配置为18个,芯片内部交换带宽达到240Gbps,提供无阻塞的全双工交换能力。高性能的SerDes通道可以实现单路1.25、2.5、3.125、5.0或6.25Gbaud的传输速率。
2 CPS-1432
CPS-1432芯片基于RapidIO 2.1规范,共有32路串行通道,可以灵活配置为8×4,14×2,14×1的端口工作方式,端口数最多可以配置为14个,芯片内部交换带宽达到160Gbps,(同上)
3 CPS-1616
CPS-1616芯片基于RapidIO 2.1规范,共有16路串行通道,可以灵活配置为4×4,8×2,16×1的端口工作方式,端口数最多可以配置为16个,芯片内部交换带宽达到80Gbps,(同上)
4. Tsi578
Tsi578芯片是Tundra公司推出的RapidIO交换产品,后并入IDT公司,该芯片基于RapidIO 1.3规范,共有16路串行通道,可以灵活配置为8×4或16×1的端口工作方式,(同上)2.5或3.125Gbaud的传输速率。

3系统编辑

1.Kontron(控创)AM4100 PowerPC板卡
AM4100是控创电子推出的双核的PowerPC处理器板,采用标准AMC接口,在ATCA或TCA系统中主要应用于协议处理与数据控制。
主要技术指标:
1) Freescale双核MPC8641D处理器
2) 1路RapidIO×1或PCIe×1接口可选配
2.Kontron(控创)AM4101 PowerPC板卡
和AM4100功能类似,AM4101也是控创电子推出的双核的PowerPC处理器板,和AM4100的不同之处主要是AM4101的RapidIO和PCIe接口是分开的,而在AM4100中,RapidIO和PCIe接口是复用的。
主要技术指标:
1) Freescale双核MPC8641D处理器
2) 1路RapidIO×1接口
3) 1路PCIe×1接口
3.Kontron(控创)OM6040 AMC机箱
OM6040是控创电子推出的MicroTCA系统机箱,用于加固的AMC板卡互联,机箱采用标准AMC接口,最多可插入4块AMC板卡。通过一块MCH管理板,可以实现千兆以太网、PCIe和RapidIO的交换功能,其中,RapidIO交换采用IDT公司的交换芯片。
主要技术指标:
1) 4路AMC接口,支持热插拔
2) 背板单星形拓扑结构
3) 支持RapidIO1×交换
4) Linux操作系统
4. CommAgility AMC-2C87W3双DSP+FPGA板卡
CommAgility来自英国,是一家在信号处理领域开发AMC板卡的公司,中国区域的代理为北京博弈泰科科技有限公司。AMC-2C87W3是该公司开发的双DSP+FPGA的处理器板卡,该板卡采用标准AMC接口,交换芯片为IDT Tsi578。主要技术指标如下:
1)双DSP,采用TI TCI6487多核DSP,1.2GHz,每个DSP有两路1×RapidIO接口
2) Xilinx Virtex-5 LX110T-2 FPGA,一路4×RapidIO接口
3)通过AMC接口扩展3路4×RapidIO接口
5. CommAgility AMC-2C6616双DSP+FPGA板卡
AMC-2C6616是CommAgility公司开发的双DSP+FPGA的处理器板卡,该板卡采用标准AMC接口,双DSP与FPGA之间均采用RapidIO接口通过RapidIO交换芯片互联,交换芯片为IDT CPS-1848,RapidIO接口都符合RapidIO2.1规范。主要技术指标如下:
1)双DSP,TI TMS320TCI6616多核DSP,1.2GHz,1 G64位DDR3-1600 SDRAM
2)每个DSP均有一路4×RapidIO V2.1接口与交换芯片互联,数据速率高达20Gbps
3) Xilinx Virtex-6 FPGA,两路4×RapidIO V2.1接口与交换芯片互联,单端口数据速率高达20Gbps
4)通过AMC接口扩展两路4×RapidIO V2.1接口
5)前面板出两路mini-SAS接口,可配置为4×RapidIO V2.1
6. CommAgility AMC-2C6670双DSP+FPGA板卡
AMC-2C6670是CommAgility公司开发的双DSP+FPGA的处理器板卡,该板卡采用标准AMC接口,双DSP与FPGA之间均采用RapidIO接口通过RapidIO 交换芯片互联,交换芯片为IDT CPS-1848,RapidIO接口都符合RapidIO2.1规范。
AMC-3C87F3是CommAgility公司开发的三DSP+FPGA的处理器板卡,该板卡采用标准AMC接口,DSP与FPGA之间均采用RapidIO接口通过RapidIO 交换芯片互联,交换芯片为IDT Tsi578。主要技术指标如下:
1)三DSP,TITMS320TCI6487DSP,1.0GHz,128 MB16位DDR2-667 SDRAM
2)每个DSP有两路1×RapidIO接口
3) Xilinx Virtex-5 LX110T-2 FPGA,一路4×RapidIO接口
4)通过AMC接口扩展3路4×RapidIO接口
8. CommAgility AMC-D4F1-1200四DSP+FPGA板卡
AMC-D4F1-1200是CommAgility公司开发的四DSP+FPGA的处理器板卡,
1)四DSP,TITMS320C6455 DSP,1.2GHz,128 或256MB DDR2-500 SDRAM
2)每个DSP有1路4×RapidIO接口
3) Xilinx Virtex-4 FX100 FPGA,一路4×RapidIO接口
4)通过AMC接口扩展2路4×RapidIO接口
9. CommAgility AMC-V5F FPGA处理板卡
AMC-V5F是CommAgility公司开发的FPGA处理器板卡,该板卡采用标准AMC接口,主处理器为一片Xilinx V5 FPGA,采用RapidIO V1.3接口与RapidIO 交换芯片互联,交换芯片为IDT Tsi578。主要技术指标如下:
1)一片Xilinx Virtex-5FPGA,标准配置为SX95T-2,可选配为LX110T、LX155T或FX100T
2)两片独立的128M16位DDR2-600 SDRAM,128Mbytes FLASH
3)一路4×RapidIO连接至交换芯片,一路4×RapidIO接口连接至前面板,速率高达10Gbps
4)通过AMC接口扩展2路4×RapidIO接口
10. CommAgility AMC-V6 FPGA处理板卡
AMC-V6是CommAgility公司开发的FPGA处理器板卡,该板卡采用标准AMC接口,主处理器为一片Xilinx V6 FPGA,采用RapidIO V2.1接口与RapidIO 交换芯片互联,交换芯片为IDT CPS-1848。主要技术指标如下:
1)一片Xilinx Virtex-6FPGA,标准配置为LX240T-2,可选配为LX550T-2
2)一片128M16位DDR3-1066 SDRAM,一片256M32位DDR3-1066 SDRAM ,128Mbytes FLASH
3)两路4×RapidIO V2.1 接口连接至交换芯片,一路4×RapidIO V2.1接口连接至前面板,速率高达20Gbps
4)通过AMC接口扩展2路4×RapidIO V2.1接口
11 CommAgility AMC-TJ1 AMC载板
AMC-TJ1是CommAgility公司开发的AMC载板,该载板提供两路标准AMC接口,主要技术指标如下:
1)可提供JTAG测试
2)具有端口自绕回功能
3)提供电流监控功能
4)接口丰富,便于测试
12. Silicon Turnkey Express公司相关产品
SRDP2
SRDP2是Silicon Turnkey Express公司开发的S-RIO Gen2开发平台,采用IDT的CPS-1848和SPS-1616芯片,主要技术指标如下:
传输速率:6.25,5,3.125,2.5,1.25Gbaud;协议支持:S-RIO Gen1(V1.3)或S-RIO Gen2(V2.1)
5. RS-1001
制作五谷画Gen2开发环境(交换板)
该开发环境采用IDT公司的RapidIO Gen2产品CPS-1848和CPS-1616,可提供多种形式的SRIO通道
3路AMC B+接口:其中两路AMC接口支持2路4×SRIO通道,一路AMC接口支持3路4×SRIO通道,
2路SFP+接口:每路接口支持1路1×SRIO通道
1路QSFP+接口:1路4×SRIO通道
2路Infiniband/CX-4接口:每路接口支持1路4×SRIO通道
1路SMA接口阵列:1路4×SRIO通道

RAPIDIO高速串行协议的更多相关文章

  1. 基于RocketIO的高速串行协议设计与实现

    随着对信息流量需求的不断增长, 传统并行接口技术成为进一步提高数据传输速率的瓶颈.过去主要用于光纤通信的串行通信技术—SERDES正在取代传统并行总线而成为高速接口技术的主流.SERDES 是串行器) ...

  2. Xilinx FPGA高速串行收发器简介

    1 Overview 与传统的并行实现方法相比,基于串行I/O的设计具有很多优势,包括:器件引脚数较少.降低了板空间要求.印刷电路板(PCB)层数较少.可以轻松实现PCB设计.连接器较小.电磁干扰降低 ...

  3. 基于FPGA实现的高速串行交换模块实现方法研究

    基于FPGA实现的高速串行交换模块实现方法研究 https://wenku.baidu.com/view/9a3d501a227916888486d7ed.html

  4. 【高速接口-RapidIO】3、RapidIO串行物理层的包传输过程

    一.引言 前几篇文章已经谈到RapidIO的协议,串行物理层与控制符号. RapidIO协议包括读事务(NREAD),写事务(NWRITE),流写事务(SWRITE),有响应的写事务(NWRITE_R ...

  5. 3.RapidIO串行物理层的包传输过程

    转自https://www.cnblogs.com/liujinggang/p/10005431.html 一.引言 前几篇文章已经谈到RapidIO的协议,串行物理层与控制符号. RapidIO协议 ...

  6. 【DSP开发】串行 RapidIO: 高性能嵌入式互连技术

    串行 RapidIO: 高性能嵌入式互连技术 作者: 德州仪器技术应用工程师 冯华亮/ Brighton Feng/ bf@ti.com 摘要 串行RapidIO针对高性能嵌入式系统芯片间和板间互连而 ...

  7. DC平衡双向控制串行器 转接IC GM8913:LVTTL转FPD-LINK III芯片

    1 概述     GM8913型DC平衡双向控制串行器,其主要功能是实现将10或12位并行控制信号和一路时钟信号串行为一路2.8Gbps高速串行数据:同时接收低速通道信号实现模式配对的功能.芯片内部集 ...

  8. stm32串行设备接口SPI控制max31865

    本人是刚入行的嵌入式,之前也没有多少项目经验,故在公司的这几个月里,可谓是如履薄冰,对于公司不同项目使用的不同的设备之多,数据手册之繁杂,让我不禁望洋兴叹,故而不愿意放弃周末这大好的自我提升时间,努力 ...

  9. 【高速接口-RapidIO】2、RapidIO串行物理层的包与控制符号

    一.RapidIO串行物理层背景介绍 上篇博文提到RapidIO的物理层支持串行物理层与并行物理层两种,由于Xilinx 部分FPGA内部已经集成了串行高速收发器,所以用FPGA实现RapidIO大多 ...

随机推荐

  1. Jedis/JedisPool和Redis数据类型与特性

    1.介绍Jedis Jedis 是 Redis 的 java 版本客户端,使用Jedis可以连接 Redis的数据库,Jedis连接方式有三种Jedis/JedisPool 连接.ShardedJed ...

  2. 洛谷 [P3110] 驮运

    题目略带一点贪心的思想,先跑三遍最短路(边权为一,BFS比SPFA高效) 一起跑总比分开跑高效,枚举两人在何点汇合,输出最小值. #include <iostream> #include ...

  3. SqlServer varchar数据中类似于1.1.1.1这种值的排序方法

    select * from 表名order by Convert(int,left(列名,charindex('.',列名+'.')-1)) asc, 列名asc charindex('.',列名)  ...

  4. IDEA如何创建及配置Web项目(多图)

    正文之前 在学习Java Web时,第一个遇到的问题就是如何创建或配置Web项目了,今天,就用IntelliJ IDEA 来进行Web项目配置: 创建Web项目 配置web项目 正文 创建Web项目 ...

  5. php + 和 array_merge的区别

    (1)对于+,当key相同时,都是舍弃后面的结果: array_merge ,当key相同时,key是字符,则后面的覆盖前面的:key是数字,则不发生覆盖,会重新建立数组索引. $arr1 = arr ...

  6. CentOS时间的查看与修改

    [http://www.centoscn.com/CentOS/help/2014/0805/3430.html] 1.查看.修改Linux时区与时间 一.linux时区的查看与修改 1,查看当前时区 ...

  7. levmar ndk 编译

         levmar是一个强大的和高效率的C/C++库,采用Levenberg - 马奎德(LM)优化算法, 主要是为了解决非线性最小二乘问题.官网是:http://users.ics.forth. ...

  8. laravel框架基础知识点

    一.数据库:DB    1.db查    DB::table('msg')->where('id','>',$id)->get()       查询单行    DB::table(' ...

  9. 基于agenda的Nodejs定时任务管理框架搭建

    0.背景 在大型项目中,定时任务的应用场景越来越广.一般来说,按照微服务的思想,我们会将定时任务单独部署一套服务,核心的业务接口独立到另一个服务中,从而降低相互之间的耦合程度.在需要使用定时任务时,只 ...

  10. 从零开始学习前端JAVASCRIPT — 11、Ajax-前后端异步交互以及Promise-异步编程的改进

    (注:本章讲解涉及部分后端知识,将以php提供数据的方式进行相应的demo实现) 1:ajax的概念 全称:Asynchronous Javascript And Xml AJAX不是一种新的编程语言 ...