FPGA验证在SOC设计非常重要,一般而言,做一些RAM和FIFO的替换以及相应代码转换.具体分下面几步: 1 替换RAM,FIFO和时钟 RAM和FIFO控制器需要RAM的接口都放在了设计顶层,方便RAM做BIST.采用generate 做RAM的例化,提供代码的可读性. 2适当做一些外围接口 3 用synplify综合 对于RAM 采用stub综合,编写相应的综合约束. 4 用vivado布局布线 编写布局布线的约束文件,比如全局时钟,引脚分配等.用采用增量编译和多核编译提供开发效率.在采用…