设计CPU的第一步,设计一个简单的逻辑运算单元ALU.同时对Verilog语言也有一定要求. 一.实验内容 如图,ALU接受两个N位的输入,得到N位的输出,通过控制信号F决定运算功能. 将ALU的输出结构与七段数码管显示模块连接,使用实验配置的NEXYS4开发板. 结构如下: 编写顶层模块top连接上述模块. 仿真,编写约束文件,生成二进制文件,在开发板上验证. 整体难度不大,主要任务就是编写ALU和top,以及约束文件. 但是这学期之前在摸鱼,这个小实验都没认真弄好...地基打不好,CPU肯定…