解决办法:首先需要将.bdf原理图文件转换为Verilog HDL等第三方EDA工具所支持的标准描述文件.在Quartus下,保持*.bdf为活动窗口状态,运行[File]/[Create/Update]/[Create HDL Design File for Current File]命令,在弹出窗口选择文件类型为Verilog HDL,即可输出*.v顶层文件. 下面从:http://www.wlu.ca/science/physcomp/nznotinas/altera_reference/
我的原理图采用的是bdf的顶层原理图的设计,仿真工具用的是modelsim-altera,调用仿真后的错误提示: # ** Error: (vsim-3033) C:/Users/lenovo/Desktop/uart/simulation/modelsim/uart_test.vt(46): Instantiation of 'uart_test' failed. The design unit was not found.# Region: /uart_test_vlg_tst 经过goog
在编译原理图时,经常会出现以下错误和警告,这里简单的累出一些错误和警告的原因: 1.floating net labels,这个是应为网标防止错误,应该将网标放在I/O或这连线的端点,或者是网标表错了. 2.nets with no driving source,没有驱动信号,这个的原因是管脚封装时配置的原因造成元件的IO属性不一致,或者是没有在工程项目中.解决这个问题只是需要将IO的属性修改成匹配的就可以,不过如果用passive属性需要注意仿真是可能造成的影响,当让如果不需要仿真可以随意.
重点: (1)两种连接方式:Place Net和Place Net Alias (2)交叉线之间的电气连接Place Junction (3)引脚悬空 Place no connect (4)两器件管脚之间直接互连的设置 (5)总线的连接Place Bus (6)不同页面电气特性连接Off-page connector 原理图的连接是为了实现电气上的连接,但是要注意虽然我们是用线在连接,软件本身其实是用网络标号来实现互连的. 1.两种连接方式:Place Net和Place Net Alias