Standard MII总共使用了15根线,外加2根MDIO线,如果要扩展PHY芯片,这些线除了其中两根(应该是TXCLK和RXCLK)以外都是不可共用的:而Reduce Media Independent Interface则用来解决这个问题.TXCLK和RXCLK的时钟频率在100Mbit/s时为25MHz,在10Mbit/s时为2.5MHz. 对于RMII来说,它将TXCLK和RXCLK合并,便于使用switch来共享:时钟频率由25MHz变成50MHz,而数据线减半:RXDV和CRS也合